FP – Inbetriebnahme PID- Regelung auf digitalem Signalprozessor für eine Dual-Active-Bridge
Inbetriebnahme einer PID- Regelung auf einem digitalen Signalprozessor für eine Dual-Active-Bridge
In diesem Forschungspraktikum wird eine PID-Regelung für eine Dual-Active-Bridge auf einem DSP (digital-signal-processor) programmiert und in einem Hardware-in-the-loop System verifiziert. Initial ist dabei eine Funktionsanalyse zu erstellen und eine Chipauswahl zu treffen.
Nach der Auswahl der Plattform wird eine Performanceanalyse zwischen der Regelung mittels DSP mit der Regelung mittels eines ARM-Prozessors erfolgen. Dabei sollen die Performance- und Laufzeitunterschiede klar und verständlich herausgearbeitet werden. Ziel der Arbeit ist es, eine Dual-Actice-Bridge mit frei einstellbarer Totzeit und beidseitig frei einstellbarem Duty-Cycle (Triple-phase-shift) für ZVS-Optimierung auf einer spezialisierten Recheneinheit (DSP) zu programmieren.
Bearbeiter: Zhihao Zhao
Betreuer: Dipl.-Ing. Thomas Eberle, Akademischer Rat
Für Studienfächer: EEI
Verantwortlicher: Prof. Dr.-Ing. Martin März